home *** CD-ROM | disk | FTP | other *** search
/ Meeting Pearls 1 / Meeting Pearls Vol 1 (1994).iso / installed_progs / text / faqs / lsi-cad-faq.part2 < prev    next >
Encoding:
Internet Message Format  |  1994-05-08  |  34.0 KB

  1. Subject: comp.lsi.cad Frequently Asked Questions With Answers (Part 2/4) [LONG]
  2. Newsgroups: comp.lsi,comp.lsi.cad,news.answers,comp.answers
  3. From: altarrib@monk.ece.ucdavis.edu (Michael Altarriba)
  4. Date: Fri, 6 May 1994 22:11:51 GMT
  5.  
  6. Archive-name: lsi-cad-faq/part2
  7.  
  8.   Magic version 6.3 is capable of reading and writting to all three for-
  9.   mats.  (From the magic man page):
  10.  
  11.   calma [option] [args]
  12.  
  13.   This command is used to read and write files in Calma GDS II Stream for-
  14.   mat (version 3.0, corresponding to GDS II Release 5.1).  This format is
  15.   like CIF, in that it describes physical mask layers instead of Magic
  16.   layers.  In fact, the technology file specifies a correspondence between
  17.   CIF and Calma layers.  The current CIF output style (see cif ostyle) con-
  18.   trols how Calma stream layers are generated from Magic layers.
  19.  
  20.   cif [option] [args]
  21.  
  22.   Read or write files in Caltech Intermediate Form (CIF).
  23.  
  24. 16: CFI (CAD Framework Initiative Inc.)
  25.  
  26.   (From Randy Kirchhof <rkk@cfi.org>)
  27.  
  28.               CFI quick FAQ guide for release 1.0, v1.1
  29.  
  30.   For those of you who may be unfamiliar with our work, The CAD Framework
  31.   Initiative Inc. was formed in May 1988. We're located in Austin, TX,
  32.   although we're a distributed company. We're a  not-for-profit consortium
  33.   formed under the laws of the state of Delaware.  Our mission is to pro-
  34.   vide industry-accepted standards and technology that enable interopera-
  35.   bility of electronic design automation (EDA) applications and data for
  36.   end-users and suppliers world-wide.  This includes interoperability
  37.   between EDA applications as well as the integration of EDA applications
  38.   into CAD frameworks.
  39.  
  40.   A CAD framework is a software infrastructure which provides a common
  41.   operating environment for CAD tools.  Through a framework, a user should
  42.   be able to launch and manage tools, create, organize, and manage data,
  43.   graphically view the entire design process and perform design management
  44.   tasks such as configuration management, version management, etc.  CFI
  45.   Release 1.0 started shipping in January 1993.
  46.  
  47.   Q      When can users buy CFI compliant tools?
  48.  
  49.   A      Eleven vendor companies have announced EDA products and frameworks
  50.          which will be available and compliant with CFI 1.0 standards. CFI
  51.          has initiated a formal certification program for these (and future
  52.          products) as of 12/93. CFI expects to begin awarding the first
  53.          certification brand marks in the first quarter of 1994.  We expect
  54.          to see a rapid expansion of compliant products beginning in the
  55.          third quarter of 1994.
  56.  
  57.   Q      How can the Standards be obtained?  Are there any restrictions?
  58.  
  59.   A      The 1.0 Standards, copyrighted by CFI, are available to members
  60.          and non-members priced as a set or individually through CFI Member
  61.          Services (512) 338-3739.  They will also being distributed under
  62.          license by Cadence, Mentor Graphics, and Viewlogic as part of
  63.          their product documentation.  Versions of the 1.0 Standards are
  64.          available on diskette in an electronic format as well as bound
  65.          manuals.
  66.  
  67.   Q      How do the CFI Standards relate to vendor framework programs like
  68.          Mentor's Open Door, Viewlogic Power Team and Cadence Connection
  69.          Partners - with so many point tool vendors participating, don't
  70.          they have this problem solved?
  71.  
  72.   A      The major EDA vendors have been and continue to be challenged by
  73.          their customers over multi-vendor integration.  These programs
  74.          were a practical response by opening up their existing interfaces
  75.          and providing services to assist integration.  CFI 1.0, and future
  76.          releases, will create a functional alternative to a growing subset
  77.          of those interfaces so that the requirement that point tool ven-
  78.          dors create partnership specific versions of their tool will
  79.          decrease.  Actually, the service provided through these programs
  80.          will likely compliment the CFI certification effort as these
  81.          supplier's frameworks become fully certified.
  82.  
  83. Contact: cfi@cfi.org (CFI Member Services, Jean Gallagher) CFI Main number:
  84. (512) 338-3739   Fax: (512) 338-3853
  85.  
  86. 17: What synthesis systems are there?
  87.  
  88.   Thanks to Simon Leung <sleung@sun1.atitech.ca>, Michel Berkelaar
  89.   <michel@ele.tue.nl>, Noritake Yonezawa <yonezawa@cs.uiuc.edu>, Donald A
  90.   Lobo <lobo@guardian.cs.psu.edu>, Greg Ward <gregw@bnr.ca>, Peter Duzy,
  91.   Robert Walker <walkerb@turing.cs.rpi.edu>, Heinrich Kraemer
  92.   <kraemer@fzi.de>, Luciano Lavagno <luciano@ic.berkeley.edu>
  93.  
  94.   ADPS
  95.   - Case Western Reserve University, USA
  96.   - scheduling and data path allocation
  97.   - Papachristou, C.A. et al.: "A Linear Program Driven Scheduling and
  98.     Allocation Method Followed by an Interconnect Optimization Algorithm",
  99.     Proc. of the 27th DAC, pp. 77-83, June 1990.
  100.  
  101.   ALPS/LYRA/ARYL
  102.   - Tsing Hua University
  103.   - scheduling and data path allocation
  104.   - Lee, J-H: et al.: "A New Integer Linear Programming Formulation of
  105.     the Scheduling Problem in Data Path Synthesis", Proc. of ICCAD89, pp.
  106.     20-23, November 1989.
  107.  
  108.   BDSYN
  109.   - University of California, Berkeley, USA
  110.   - FSM synthesis from DECSIM language for multilevel combination-logic
  111.     realization
  112.   - Brayton, R.: "Multiple-level Logic Optimization System",  Proc. of IEEE
  113.     ICCAD, Santa Clara, Nov. 1986
  114.  
  115.   BECOME
  116.   - AT & T Bell Labs, USA
  117.   - FSM synthesis from C-like language for PLA, PLD and standard cell realization
  118.   - Wei, R-S.: "BECOME: Behavior Level Circuit Synthesis Based on Structure
  119.     Mapping", Proc. of 25th ACM/IEEE Design Automation Conference, pp. 409-414,
  120.     IEEE, 1988
  121.  
  122.   BOLD
  123.   - logic optimization
  124.   - Bartlett, K. "Synthesis and Optimization of Multilevel Logic Under Timing
  125.     Constraints", IEEE Transactions on Computer-Aided Design, Vol 5, No 10,
  126.     October 1986
  127.  
  128.   BRIDGE
  129.   - AT & T Bell Labs, USA
  130.   - High-level synthesis FDL2-language descriptions
  131.   - Tseng: "Bridge: A Versatile Behavioral Synthesis System", Proc. of 25th
  132.     ACM/IEEE Design Automation Conference, pp. 415-420, IEEE, 1988
  133.  
  134.   CADDY
  135.   - Karlsruhe University, Germany
  136.   - behavioral synthesis using VHDL as the input/output language, based on
  137.     data-flow analysis; automated component selection (allocation), scheduling,
  138.     and assignment. Different architechture styles are supported, such as
  139.     multiplexers vs busses and two-phase vs single phase clocks.
  140.   - Camposano, R.: "Synthesing Circuits From Behavioral Descriptions", IEEE
  141.     Transactions on Computer-Aided Design, Vol. 8, No. 2, February 1989
  142.     Rosenstiel, W., Kraemer, H.: "Scheduling and Assignment in High-Level
  143.     Synthesis", in 'High-Level VLSI-Synthesis' R. Camposano, W. Wolf Ed.
  144.     Kluwer, 1991
  145.     Gutberlet P., Mueller J., Kraemer H., Rosenstiel W.: "Automatic Module
  146.     Allocation in High-level Synthesis", Proc. of 1st EURO-DAC, 1992
  147.  
  148.   CALLAS
  149.   - Siemens, Germany
  150.   - highlevel, algortihmic and logic synthesis (contains CADDY, see
  151.     above)
  152.   - Koster, M. et al.: "ASIC Design Using the High-Level Synthesis
  153.     System CALLAS: A Case Study", Proc. IEEE International Conference on
  154.     Computer Design (ICCD '90), pp. 141-146, Cambridge, Massachusetts,
  155.     Sept. 17-19, 1990
  156.  
  157.   CAMAD
  158.   - Linkoping University, Sweden
  159.   - scheduling, data path allocation and iteration from a Pascal subset
  160.   - Peng, Z.: "CAMAD: A Unified Data Path/ Control Synthesis
  161.     Environment", Proc. of the IFIP Working Conference on Design
  162.     Methodologies for VLSI and Computer Architecture, pp. 53-67, Sept.
  163.     1988.
  164.  
  165.   CARLOS
  166.   - Karlsruhe University, Germany
  167.   - multilevel logic optimization for CMOS realizations
  168.   - Mathony, H-J.: "CARLOS: An Automated Multilevel Logic Design System for
  169.     CMOS Semi-Custom Integrated Circuits", IEEE Transactions on Computer-Aided
  170.     Design, Vol 7, No 3, pp. 346-355, March 1988
  171.  
  172.   CATHEDRAL
  173.   - Univ. of Leuve, Phillips and Siemens, Belgium
  174.   - synthesis of DSP-circuits from algorithm descriptions
  175.   - De Man, H.: "Architecture-Driven Synthesis Techiques for VLSI Implementation
  176.     of DSP Algorithms", Proceedings of the IEEE, Vol. 78, NO. 2, pp. 319,
  177.     February 1990
  178.  
  179.   CATREE
  180.   - Univ. of Waterloo, Canada
  181.   - scheduling and data path allocation
  182.   - Gebotys, C.H.: "VLSI Design Synthesis with Testability", Proc. of
  183.     the 25th DAC, pp. 16-21, June 1988
  184.  
  185.   CHARM
  186.   - AT & T Bell Labs., USA
  187.   - data-path synthesis
  188.   - Woo, N-S.: "A Global, Dynamic Register Allocation and Binding for a
  189.     Data Path Synthesis System", Proc. of the 27th DAC, pp. 505-510, June 1990.
  190.  
  191.   CMU-DA (2)
  192.   - Carnagie-Mellon University, USA
  193.   - behavioral synthesis from ISPS
  194.   - Thomas, D.: "Linking the Behavioral and Structural Domains of Representation
  195.     for Digital System Design", IEEE Transactions on Computer-Aided Design, pp.
  196.     103-110, Vol. 6, No. 1, January 1987
  197.  
  198.   CONES
  199.   - AT & T Bell Labs, USA
  200.   - FSM synthesis, produces 2-level logic realizations (truth-table)
  201.   - Stroud, C.E.: "CONES: A System for Automated Synthesis of VLSI and
  202.     programmable logic from behavioral models", Proc. of IEEE ICCAD, Santa Clara,
  203.     Nov. 1986.
  204.  
  205.   DAGAR
  206.   - University of Texas, Austin, USA.
  207.   - scheduling and data-path allocation
  208.   - Raj. V.K.: "DAGAR: An Automatic Pipelined Microarchitecture
  209.     Synthesis System", Proc. of ICCD '89, pp. 428-431, October 1989.
  210.  
  211.   DELHI
  212.   - IIT
  213.   - design iteration, scheduling and data path allocation
  214.   - Balakrishnan, M. et al.: "Integrated Scheduling and Binding: A
  215.     Synthesis Approach for Design Space Exploration", Proc. of the 26th
  216.     DAC, pp. 68-74, June 1989
  217.  
  218.   DESIGN AUTOMATION ASSISTANT (DAA)
  219.   - AT & T Bell Labs, USA
  220.   - expert system for data path synthesis
  221.   - Kowalski, T.J. "The VLSI Desig Automation Assistant: An Architecture
  222.     Compiler", Silicon Compilation, pp. 122-152, Addison-Wesley, 1988
  223.  
  224.   ELF
  225.   - Carleton University, Canada
  226.   - scheduling and data path allocation
  227.   - Girczyc, E.F. et al.: "Applicability of a Subset of Ada as an
  228.     Algorithmic Hardware Description Language for Graph-Based Hardware
  229.     Compilation", IEEE Trans. on CAD, pp. 134-142, April 1985.
  230.  
  231.   EUCLID
  232.   - Eindhoven University of Technology, Netherlands
  233.   - logic synthesis
  234.   - Berkelaar, Michel R.C.M. and Theeuwen, J.F.M., "Real Area-Powe-Delay
  235.     Trade-off in the EUCLID Logic Synthesis System" , proceedings of the Custom
  236.     Integrated Circuits Conference 1990, Boston MA USA, pp 14.3.1 ff
  237.  
  238.   EXLOG
  239.   - NEC Corporation, Japan
  240.   - expert system, synthesizes gate level circuits from FDL descriptions
  241.   - M. Watanabe, et al.,: "EXLOG: An Expert System for Logic Synthesis in
  242.     Full-Custom VLSI Design", Proc. of 2nd Int. Conf. Application of Artificial
  243.     Intelligence, August 1987.
  244.  
  245.   FACE/PISYN
  246.   - General Electric, USA
  247.   - FACE: high-level synthesis tools and a tool framework, PISYN:
  248.     synthesis of pipelined architecture DSP systems (mostly)
  249.   - Smith, W.D. et al.: "FACE Core Environment: The Model and it's
  250.     Application in CAE/CAD Tool Development", Proc. of the 26th DAC, pp.
  251.     466-471, June 1989.
  252.  
  253.   FLAMEL
  254.   - Stanford University, USA
  255.   - data path and control-logic synthesis from Pascal description
  256.   - Trickey, H. "Flamel: A High-Level Hardware Compiler", IEEE Transactions
  257.     on Computer-Aided Design, Vol 6, No 2, March 1987.
  258.  
  259.   HAL
  260.   - Carleton University, Canada
  261.   - data path synthesis
  262.   - Paulin, P.: "Force-Directed Scheduling for the Behavioral Synthesis of
  263.     ASIC's", IEEE Transaction on Computer-Aided Design, pp. 661,
  264.     Vol. 8, No. 6, June 1989.
  265.  
  266.   HARP
  267.   - NTT, Japan
  268.   - scheduling and data path-allocation from FORTRAN
  269.   - Tanaka, T. et al.: "HARP: Fortran to Silicon", IEEE Trans. on CAD,
  270.     pp. 649-660, June 1989.
  271.  
  272.   HYPER
  273.   - UCB, USA
  274.   - synthesis for realtime applications (scheduling, allocation, module
  275.     binding, controller design)
  276.   - Chu, C-M. et al.: "HYPER: An Interactive Synthesis Environment for
  277.     Real Time Applications", Proc. of ICCD '89, pp. 432-435, October 1989
  278.  
  279.   IMBSL/RLEXT
  280.   - Univ. of Illinois, USA
  281.   - data-path allocation, RTL-level design
  282.   - Knapp D.W.: "Manual Rescheduling and Incremental Repair of Register
  283.     Level Data Paths", Proc. of ICCAD '89, pp.58-61, November 1989.
  284.  
  285.   LSS (Logic Synthesis System)
  286.   - IBM, USA
  287.   - logic synthesis and optimization from many RTL-languages
  288.   - Darringer, J. et al. "LSS: A System for Production Logic Synthesis",
  289.     IBM Journal of Research and Developement, vol. 28, No. 5, pp. 272-280,
  290.     Sept 1984.
  291.  
  292.   MAHA
  293.   - University of Southern California, USA
  294.   - data path synthesis
  295.   - Parker, A.C. "MAHA: A Program for Data Path Synthesis", Proc. 23rd ACM/IEEE
  296.     Design Automation Conference, pp. 252-258, IEEE 1986.
  297.  
  298.   MIMOLA
  299.   - University of Dortmund, Germany
  300.   - scheduling, data-path allocation and controller design
  301.   - Marwedel, P. "Matching System And Component Behavior in MIMOLA
  302.     Synthesis Tools", Proc. of EDAC '90, pp. 146-156, March 1990.
  303.  
  304.   OLYMPUS/HERCULES
  305.   - Stanford University, USA
  306.   - behavioral synthesis from C-language (HERCULES), logic and physical
  307.     synthesis
  308.   - De Micheli, G.: "HERCULES - A System for High-Level Synthesis", Proceedings
  309.     of the 25th ACM/IEEE Design Automation Conference, pp. 483-488, IEEE 1988
  310.  
  311.   SEHWA
  312.   - University of Southern California, USA
  313.   - pipeline-realizations from behavioral descriptions
  314.   - Park, N. "SEWHA: A Program for Synthesis of Pipelines", Proc. 23rd ACM/IEEE
  315.     Design Automation Conference, pp. 454-460, IEEE 1986.
  316.  
  317.   SIEMENS' SYNTHESIS SYSTEM
  318.   - Siemens, Germany
  319.   - partitioning, data path allocation and scheduling
  320.   - Scheichenzuber, J. et al.: "Global Hardware Synthesis from
  321.     Behavioral Dataflow Descriptions", Proc. of the 27th DAC, pp. 456-461,
  322.     June 1990.
  323.  
  324.   SIS (formerly MIS (II/MV))
  325.   - University of California, Berkeley, USA
  326.   - synthesis and verification system for sequential logic
  327.   - E. M. Sentovich, K. J. Singh, L. Lavagno, C. Moon, R. Murgai,
  328.     A. Saldanha, H. Savoj, P. R. Stephan, R. K. Brayton,
  329.     A. Sangiovanni-Vincentelli: "SIS: A System for Sequential Circuit
  330.     Synthesis", Tech report UCB/ERL M92/41, University of California,
  331.     Berkeley, CA, May 1992
  332.  
  333.   SOCRATES
  334.   - General Electric, University of Colorado, USA
  335.   - expert system
  336.   - logic optimization and mapping for different technologies
  337.   - de Geus, A.J., "The Socrates Logic Synthesis and Optimization System",
  338.     Design Systems for VLSI Circuits, pp. 473-498, Martinus Nijhoff Publishers,
  339.     1987.
  340.  
  341.   SPAID
  342.   - Universty of Waterloo, Canada
  343.   - DSP-synthesis for silicon compiler realizations
  344.   - Haroun, B.: "Architectural Synthesis for DSP Silicon Compilers", IEEE
  345.     Transactions on Computer-Aided Design, pp. 431-447, Vol. 8, No 4, April 1989.
  346.  
  347.   SYNFUL
  348.   - Bell-Northern Research, Canada
  349.   - RTL and FSM synthesis for a production environment
  350.   - G. Ward, "Logic Synthesis at BNR: A SYNFUL Story", Proceedings
  351.     Canadian Conference on Very Large Scale Integration, October 1990.
  352.  
  353.   SYSTEM ARCHITECT'S WORKBENCH
  354.   - Carnagie-Mellon University, USA
  355.   - behavioral synthesis
  356.   - Thomas, D. "The System Architect's Workbench", Proceedings of the 25th
  357.     ACM/IEEE Design Automation Conference, pp. 337-343, IEEE 1988
  358.  
  359.   UCB'S SYNTHESIS SYSTEM
  360.   - UCB, USA
  361.   - transformations, scheduling and data path allocation
  362.   - Devadas, S.: "Algorithms for Hardware Allocation in Data Path
  363.     Synthesis", IEEE Trans. on CAD, pp. 768-781, July 89
  364.  
  365.   SPLICER
  366.   - University of Illinois, USA
  367.   - scheduling and data-path allocation
  368.   - Pangrle, B.M.: "Splicer: A Heuristic Approach to Connectivity
  369.     Binding", Proc. of the 25th DAC, pp. 536-541, June 1988.
  370.  
  371.   V COMPILER
  372.   - IBM, USA
  373.   - scheduling and data path allocation from V-language
  374.   - Berstis, V: "The V Compiler: Automatic Hardware Design", IEEE Design
  375.     and Test, pp. 8-17, April 1989.
  376.  
  377.   VSS
  378.   - Univ. of California at Irvine, USA
  379.   - transformations, scheduling and data path allocation from VHDL to
  380.     MILO
  381.   - Lis, J. et al.: "Synthesis from VHDL", Proc. ICCD'88, pp. 378-381,
  382.     October 1988.
  383.  
  384.   YORKTOWN SILICON COMPILER
  385.   - IBM T.J.Watson Research Centre, USA
  386.   - data path synthesis, logic synthesis etc.
  387.   - Brayton, R.K., et al. "The Yorktown Silicon Compiler", Silicon Compilation,
  388.     pp. 204-311, Addison-Wesley, 1988
  389.  
  390. 18: What free tools are there available, and what can they do?
  391.  
  392.   (This section can be viewed as a cross reference to the detailed descrip-
  393.   tion of software that follows.)
  394.  
  395.     Analog VLSI and Neural Systems: Caltech VLSI CAD Tools
  396.  
  397.     Automated place and route: octtools, Lager
  398.  
  399.     Digital design environment: Galaxy CAD
  400.  
  401.     Lsi (polygon) schematic capture: magic, octtools(vem)
  402.  
  403.     Layout Verification: caltech tools (netcmp), gemini (Washington
  404.     Univerity), wellchk (MUG)
  405.  
  406.     PCB auto/manual place and route: PADS pcb, PCB (Just for testing lsi
  407.     designs, of course :)
  408.  
  409.     Simulation: irsim(comes with magic), esim, pspice, isplice3, watand,
  410.     switcap2.Synthesis: octtools, blis, Lager, item, (see section on synthesis)
  411.  
  412.     Standard schematic capture: PADS logic, PSPICE for windows
  413.  
  414. 19: What Berkeley Tools are available for anonymous ftp?
  415.  
  416.   available from ic.berkeley.edu:pub
  417.  
  418.   adore: switched capacitor layout generator.  (Requires Octtools 5.1 to
  419.   compile.)
  420.  
  421.   bdd:
  422.  
  423.   road: analog layout router
  424.  
  425.   sis: simplifies both sum-of-products and generic multi-level boolean
  426.   expressions; it includes many tools including espresso, bdd
  427.  
  428.   ext2spice: enhanced ext2spice for use with magic
  429.  
  430.   available from gatekeeper.dec.com:pub/misc
  431.  
  432.   espresso: simplifies sum-of-products boolean expressions
  433.  
  434. 20: What Berkeley Tools are available through ILP?
  435.  
  436.   (From MUG 20 Contributed by Carol Block of U. C. Berkeley)
  437.  
  438.   A new version of the popular circuit simulator, Spice3F2, is now avail-
  439.   able from the Industrial Liaison Program (ILP) Office at the University
  440.   of California, Berkeley.  A new release of Octtools will be forthcoming
  441.   in 1993. Enclosed is a list of software distributed by this office.
  442.  
  443.   Adore, BBL.2, Berkeley Building-Block Layout System, Berkeley Computer
  444.   Integrated Manufacturing System, Parameter Extraction Program for BSIM,
  445.   Parameter Extraction for BSIM2, Bear-FP, Bert, BLIS, Spice 2G with BSIM
  446.   Implementation, Cider, Ditroff/Gremlin, Ecstasy, EDIF 2 0 0, Elogic,
  447.   ES1:Electrostatis 1-Dimensional Periodic Plasma, Franz Lisp, Glitter,
  448.   IBC: Traveling-Wave-Tube Simulation, IEEE-754 Test Vector, Jsim, Jspice,
  449.   Lanso, Magic-X11R3-Patch, Magic 1990 Decwrl/Livermore Release, Mahjong,
  450.   Mighty, Octtools, Parmex Pix-Parmex, Plasma Device Simulation Codes, PLA
  451.   Tools, Proteus, Ptolemy, Relax, Ritual, Sample, Sample-3D, Additional
  452.   SAMPLE Documentation, Simpl-IPX and Simpl System 5, SIS, SPAM, Sparse,
  453.   Spectre, Spice 2G6, Spice 3F2, Additional SPICE Documentation, Splat,
  454.   Splice 3.0, Supercrystal, SWEC, Tempest, TimberWolf 3.2, Tsize, 1986 VLSI
  455.   Tools, Wombat.
  456.  
  457.   Within a few weeks, a new catalog will be available via anonymous FTP.
  458.   Users will also be able to obtain forms, ordering instruc- tions and some
  459.   software via this  means.   Generally,  recipients will  have  to com-
  460.   plete an Agreement Form and pay a documentation and handling fee of about
  461.   $250 per program.
  462.  
  463.   ILP can now distribute most of  its  programs  in  a  variety  of media,
  464.   including: QIC-120, QIC-150, QIC-320, 8mm (2.2 gig), TK 50 (DEC tape for-
  465.   mat), 9-track 1600 bpi and 9-track 6250  bpi.   Visa and  Mastercard ord-
  466.   ers will be accepted on-line by 1993.  Most of the software may be freely
  467.   redistributed either within an organi- zation  or  to other organiza-
  468.   tions, both within the United States and abroad, subject to the certain
  469.   restrictions,  including  all U.S.   Government restrictions, particu-
  470.   larly those concerning ex- port.
  471.  
  472.   (from blurb+ftp, in the ILP distribution)
  473.  
  474.   If you have access to ftp, then the tape is free (you just get to suck it
  475.   over by yourself) and you have to remember to print out the docs yourself
  476.   too.  The usual anonymous ftp rules:
  477.  
  478.           Name:    ic.Berkeley.EDU:edif
  479.           Address:  128.32.132.1
  480.  
  481.                |-EDIFWorld89.ps
  482.                |-Release_7.6-notes-reversed.ps
  483.                |-Release_7.6-notes.ps
  484.                |-Release_7.6.tar.Z
  485.           edif-|-agreement-reversed.ps
  486.                |-agreement.ps
  487.                |-agreement.tex
  488.                |-assurance-reversed.ps
  489.                |-assurance.ps
  490.                |-assurance.tex
  491.                |-blurb
  492.                |-blurb+ftp
  493.  
  494.   Other Ports
  495.    -------------------------------------------------------------------- I
  496.  
  497.   I have a port of the system for SysV, Apollo and HP machines as well
  498.   which is available on request.  Most of these operating systems are
  499.   mature enough now to work directly with Release 7.6.  The system has been
  500.   ported to other non-Unix machines such as VMS, the mac, and various main-
  501.   frame architectures; these latter being a nontrivial effort on the part
  502.   of the individuals involved, but it was accomplished.  I do not have
  503.   these ports; I just know that they are possible because they have been
  504.   performed by others.
  505.  
  506.           For additional information, contact:
  507.  
  508.                Industrial Liaison Program
  509.                205 Cory Hall
  510.                Software Distribution Office
  511.                University of California at Berkeley
  512.                Berkeley, CA  94720
  513.  
  514.                TEL: (510) 643-6687
  515.                FAX: (510) 643-6694
  516.                ilpsoftware@hera.berkeley.edu
  517.  
  518. 21: Berkeley Spice (Current version 3f4)
  519.  
  520.   (From spice_info on ic.berkeley.edu)
  521.  
  522.     Upgrading from Spice 3f2 to 3f4
  523.  
  524.   The current version is 3f4. This is derived from version 3f2 by applying
  525.   a patch. The patch is available via ftp from ic.berkeley.edu.
  526.  
  527.     Acquiring Spice 3f2
  528.  
  529.   For more information on how to acquire Spice3f2, please send your physi-
  530.   cal mailing address to "ilpsoftware@berkeley.edu" and request a software
  531.   catalog.  This will give you all of the necessary information for order-
  532.   ing Spice3f2 and other Berkeley CAD software, including an order form and
  533.   use agreements.  At last check, the cost for spice3f2 was $250.00 (this
  534.   price may change without notice).
  535.  
  536.     Systems supported and Formats Supplied
  537.  
  538.       Spice3f2 has been compiled on the following systems:
  539.           Ultrix 4, RISC or VAX
  540.           SunOS 4, Sun3 or Sun4
  541.           AIX V3, RS/6000
  542.           HP-UX 8.0, 9000/700
  543.           MS-DOS on the IBM PC, using MicroSoft C 5.1 or later
  544.  
  545.   The following systems have been successfully tested either in the past or
  546.   by someone outside of UC Berkeley.
  547.  
  548.           Dynix 3.0, Sequent Symmetry or Balance (does _not_ take advantage of
  549.                   parallelism)
  550.           HP-UX 7.0, 9000/300
  551.           Irix 3.2, SGI Personal Iris
  552.           NeXT 2.0
  553.           Apple MacIntosh, Using Think C
  554.  
  555.   Spice3f2 is distributed in source form only.  The C compiler "gcc" has
  556.   been used successfully to compile spice3f2, as well as the standard com-
  557.   pilers for the systems listed above.
  558.  
  559.   Spice3 displays graphs under X11, PostScript, or a graphics-terminal
  560.   independent library, or as a crude, spice2-like line-printer plot.  On
  561.   the IBM PC, CGA, EGA, and VGA displays are supported through the Micro-
  562.   Soft graphics library.  Note in particular that there is no Suntools
  563.   interface.
  564.  
  565.   Note the the X11 interface to Spice3 expects realease 4 or later, and
  566.   requires the "Athena Widgets Toolkit" ("Xaw") which may be available only
  567.   in the "unsupported" portion of your vendor software.  A version of
  568.   "OpenWindows" has problems due to undefined routines during linking --
  569.   linking with a null copy of these routines has reportedly worked, but
  570.   "OpenWindows" has not been tested in any way for this release.
  571.  
  572.   Note that for practical performance a math co-processor is required for
  573.   an IBM PC based on the 286 processor.  A math co-processor is also recom-
  574.   mended for the more advanced IBM PC systems.
  575.  
  576.   (from posting to comp.lsi.cad) The Windows NT port of spice3e2, Spice32,
  577.   is available via ftp from site
  578.   ftp.cica.indiana.edu:pub/pc/win3/nt/spice100.zip . A similar port of nut-
  579.   meg is included.
  580.  
  581.   (from Robert Zeff <robert@koko.csustan.edu>)
  582.  
  583.   I have revised my on line help for Spice32 / Nutmeg32 for Windows NT and
  584.   Win3.1 to Berkeley's version 3F4.  It is available by ftp from
  585.   csustan.csustan.edu:pub/spice/nutmeg.hlp .  I have removed the execut-
  586.   ables for DOD complience.  For access, see the readme file in that direc-
  587.   tory.
  588.  
  589.   The Unix distribution comes on 1/2" 9-track tape in "tar" format, TK50
  590.   tape (DEC tape), or QIC-150 1/4" cartridge tape (Sun cartridge tape).
  591.   The MS-DOS distribution comes on several 3.5" floppy diskettes (both high
  592.   and low density) in the standard MS-DOS format.  The contents of both
  593.   distributions are identical, including file names.
  594.  
  595.     New features in 3f2
  596.  
  597.   The following is a list of new features and fixes from the previous major
  598.   release of Spice3 (3e.2) (see the user's manual for details):
  599.  
  600.                   AC and DC Sensitivity.
  601.                   MOS3 discontinuity fix ("kappa").
  602.                   Added a new JFET fitting parameter.
  603.                   Minor initial conditions fix.
  604.                   Rewritten or fixed "show" and "trace" commands.
  605.                   New interactive commands "showmod" and "alter".
  606.                   Minor bug-fixes to the Pole-Zero analysis.
  607.                   Miscellaneous bug fixes in the front end.
  608.  
  609.               Additional features since release 3d.2 are:
  610.                   Lossy transmission line model (not available under MS-DOS).
  611.                   Proper calculation of sheet resistance in MOS models.
  612.                   A new command ("where") to aid in debugging troublesome
  613.                           circuits.
  614.                   Smith-chart plots improved.
  615.                   Arbitrary sources in subcircuits handled correctly.
  616.                   Arbitrary source reciprocal calculations and DC biasing
  617.                           now done correctly.
  618.                   Minor bug-fixes to the Pole-Zero analysis.
  619.                   Miscellaneous bug fixes in the front end.
  620.  
  621.     A Note on Version Numbering
  622.  
  623.   Spice versions are numbered "NXM", where "N" is a number representing the
  624.   major release (as in re-write), "X" is a letter representing a feature
  625.   change reflected by a change in the documentation, and "M" is a number
  626.   indicating a minor revision or bug-patch number.
  627.  
  628.     FTP Access and Upgrades
  629.  
  630.   There is no anonymous ftp access for the Spice3 source(see below). The
  631.   manual for spice3f2 (in it's postscript format) is available via
  632.   anonymous ftp from ic.berkeley.edu:pub/spice3/um.3f.ps .  If you are
  633.   interested in the troff/me source, contact the email address below (the
  634.   "make" files and whatnot are somewhat cumbersome for the manual).
  635.  
  636.   Patches or upgrades for Spice3 are _not_ normally supplied, however we
  637.   have made exceptions to this rule, particularly in the case of minor ver-
  638.   sion changes (such as 3f2 to 3f3).
  639.  
  640.     Email Address for Problems
  641.  
  642.   Please direct technical inquiries to "spice@berkeley.edu" or "spice-
  643.   bugs@berkeley.edu" (for now these addresses are the same), and ordering
  644.   or redistribution queries to "ilpsoftware@berkeley.edu".  If you find
  645.   that your email to "spice" or "spice-bugs" doesn't get a response in a
  646.   few days, resend your message.
  647.  
  648.   (from Jim Nance <jlnance@eos.ncsu.edu>)
  649.  
  650.   Hello all circuits people.  I have uploaded source and binaries for Spice
  651.   2g6 to sunsite.unc.edu:/pub/Linux/Incoming/spice2g6.tar.z .  As you are
  652.   probably aware, spice is a circuit simulator, written at Berkeley.  Ver-
  653.   sion 2g6 was released in 1983.  The current Berkeley version is approxi-
  654.   matly Spice 3f2, however, Berkeley does not want this distributed.
  655.   Source code for Spice 3e2 did escape from Berkeley and was ported to
  656.   Linux (and a lot of other platforms).  This code has been removed from
  657.   anonymous FTP servers, and is therefore no longer available.  Berkeley
  658.   does publish the source code for Spice 2g6.
  659.  
  660.   I obtained the source code for Spice from a 386BSD ftp site.  The code
  661.   compiled cleanly, with only minor changes to the Makefile being required.
  662.   I also included an ASCII spice manual which I have found helpful.
  663.  
  664. 22: Octtools (Current version 5.1)
  665.  
  666.   (From the ANNOUNCE-5.1 that comes with it)
  667.  
  668.   Octtools is a collection of programs and libraries that form an
  669.   integrated system for IC design.  The system includes tools for PLA and
  670.   multiple-level logic synthesis, state assignment, standard-cell, gate-
  671.   matrix and macro-cell placement and routing, custom-cell design, circuit,
  672.   switch and logic-level simulation, and a variety of utility programs for
  673.   manipulating schematic, symbolic, and geometric design data.  Most tools
  674.   are integrated with the Oct data manager and the VEM user interface.
  675.  
  676.   The software requires UNIX, the window system X11R4 including the Athena
  677.   Widget Set. The design manager VOV and a few other tools require the C++
  678.   compiler g++.
  679.  
  680.   Octtools-5.1 have been built and tested on the following combinations of
  681.   machines and operating systems: DECstation 3100, 5000 running Ultrix 4.1
  682.   and 4.2; DEC VAX running Ultrix 4.1 and 4.2; Sun 3 and 4 running OS 4.0
  683.   and Sun SparcStation running OS 4.0.  The program has been tried on the
  684.   following machines, but is not supported: Sequent Symmetry, IBM RS/6000
  685.   running AIX 3.1.
  686.  
  687.   To obtain a copy of Octtools 5.1 (8mm, tk50, or 1/4inch cartridge QIC150)
  688.   and a printed copy of the documentation) for a $250 distribution charge,
  689.   see section on Berkeley ILP.
  690.  
  691.   Questions may be directed to octtools@ic.berkeley.edu.
  692.  
  693. 23: Ptolemy (Current version 0.5):
  694.  
  695.   (From comp.lsi.cad)
  696.  
  697.    What is Ptolemy:
  698.    ---------------
  699.  
  700.   Ptolemy provides a highly flexible foundation for the specification,
  701.   simulation, and rapid prototyping of systems.  It is an object oriented
  702.   framework within which diverse models of computation can co-exist and
  703.   interact.  For example, using Ptolemy a data-flow system can be easily
  704.   connected to a hardware simulator which in turn may be connected to a
  705.   discrete-event system, etc.  Because of this, Ptolemy can be used to
  706.   model entire systems.
  707.  
  708.   Ptolemy also has code generation capabilities.  From a flow graph
  709.   description, Ptolemy can generate C code and DSP assembly code for rapid
  710.   prototyping.  Ptolemy can also generate Silage and VHDL descriptions for
  711.   hardware synthesis.
  712.  
  713.   Ptolemy has been used for a broad range of applications including signal
  714.   processing, telecomunications, parallel processing, wireless communica-
  715.   tions, network design, radio astronomy, real time systems, and
  716.   hardware/software co-design.  Ptolemy has also been used as a lab for
  717.   signal processing and communications courses.  Currently Ptolemy has hun-
  718.   dreds of users in over 100 sites, both in industry and academia.
  719.  
  720.   Ptolemy is available for the Sun 4 (sparc), DecStation (MIPS), and HP
  721.   (HP-PA) architectures. Installing the system requires 90 Mbytes for
  722.   Ptolemy (more if you optionally remake).  Ptolemy also requires at least
  723.   8 Mbytes of physical memory.
  724.  
  725.    Getting the New Release:
  726.    -----------------------
  727.  
  728.   Ptolemy is available via anonymous ftp at:
  729.   ptolemy.eecs.berkeley.edu:pub/README This site contains the entire
  730.   Ptolemy distribution, a postscript version of the Ptolemy manual, and
  731.   several Ptolemy papers.
  732.  
  733.           For those unfamiliar with anonymous ftp, here's what you need to do:
  734.           1.   FTP to Internet host "ptolemy.eecs.berkeley.edu"  (128.32.240.78)
  735.           2.   Login as "anonymous"; use your full email address as the password
  736.           3.   cd pub
  737.           4.   get the README file and follow its instructions.
  738.  
  739.           Organizations without Internet FTP capability can obtain Ptolemy
  740.           without support from ILP:
  741.  
  742.                   EECS/ERL Industrial Liaison Program Office
  743.                   Software Distribution
  744.                   205 Cory Hall
  745.                   University of California, Berkeley
  746.                   Berkeley, CA 94720
  747.                   (510) 643-6687
  748.                   email: ilpsoftware@eecs.berkeley.edu
  749.  
  750.   This includes printed documentation, including installation instructions,
  751.   a user's guide, and manual pages.  A handling fee (on the order of $250)
  752.   will be charged.
  753.  
  754. 24: Lager (Current version 4.0):
  755.  
  756.   (From MUG 18)
  757.  
  758.   The LAGER system is a set of CAD tools for performing parameterized VLSI
  759.   design with a slant towards DSP applications (but not limited to DSP
  760.   applications).  A standard cell library, datapath library, several module
  761.   generators and several pad libraries comprise the cell library.  These
  762.   tools and libraries have originated from UC Berkeley, UCLA, USC, Missis-
  763.   sippi State, and ITD.  The tool development has been funded by DARPA
  764.   under the Rapid Prototyping Contract headed by Bob Brodersen (UC Berke-
  765.   ley).  LAGER 3.0 was described in MUG 15.
  766.  
  767.   Send email to reese@erc.msstate.edu if you are interested in obtaining
  768.   the toolset via FTP. If you cannot get the distribution via ftp then send
  769.   one 1/4" 600 ft. tape OR an 8 mm tape (Exabyte compatible) to Bob Reese
  770.   by phone at (601)-325-3670 or at one of the following addresses:
  771.  
  772.           (US Mail Address)
  773.           P.O. Box 6176
  774.           Mississippi State, MS 39762
  775.  
  776.           (FEDEX)
  777.           2 Research Boulevard
  778.           Starkville, MS 39759
  779.  
  780.   Be sure to include a return FEDEX waybill we can use to ship your tape
  781.   back to you. Instead of sending a tape and FEDX waybill, you can also
  782.   just send us a check for $75 and we will send you back a tape.  Make the
  783.   check payable to Mississippi State Univ.  The tape will be written on a
  784.   high density tape drive (150 Mb).  Older low density SUN tape drives (60
  785.   Mb) cannot read this format so you need to have access to one of SUN's
  786.  
  787.   newer tape drives.
  788.  
  789. 25: BLIS (Current version 2.0):
  790.  
  791.   (From their announcement posted here)
  792.  
  793.   BLIS (Behavior-to-Logic Interactive Synthesis) is an environment for the
  794.   synthesis of digital circuits from high-level descriptions.  Version 2.0
  795.   supports functional-level synthesis starting from the ELLA hardware
  796.   description language.  Other languages can easily be supported by inter-
  797.   facing a parser to the internal data-flow representation of BLIS.
  798.  
  799.   BLIS is distributed through the Industrial Liason's Program (ILP) Office
  800.   of the UCB EECS department.  The cost of $250 covers media and distribu-
  801.   tion charges.  Binaries are provided for SUN4 and DEC MIPS architectures
  802.   but BLIS should compile on most other machines supported by the GNU C and
  803.   C++ compilers (e.g. HP, vax, etc).  ELLA language documentation and simu-
  804.   lator are not supplied with the BLIS distribution, but can be obtained
  805.   from Computer General.
  806.  
  807. 26: COSMOS and BDD
  808.  
  809.   (From their announcement posted here)
  810.  
  811.                 Obtaining and installing COSMOS and BDD.
  812.  
  813.